{\rtf1\ansi\ansicpg1252\uc1 \deff0\deflang1033\deflangfe1033{\fonttbl{\f0\froman\fcharset0\fprq2{\*\panose 02020603050405020304}Times New Roman;}{\f1\fswiss\fcharset0\fprq2{\*\panose 020b0604020202020204}Arial;}
{\f2\fmodern\fcharset0\fprq1{\*\panose 02070309020205020404}Courier New;}{\f3\froman\fcharset2\fprq2{\*\panose 05050102010706020507}Symbol;}{\f14\fnil\fcharset2\fprq2{\*\panose 05000000000000000000}Wingdings;}
{\f28\fswiss\fcharset128\fprq2{\*\panose 020b0604020202020204}Arial Unicode MS;}{\f29\fswiss\fcharset128\fprq2{\*\panose 00000000000000000000}@Arial Unicode MS;}{\f48\froman\fcharset238\fprq2 Times New Roman CE;}
{\f49\froman\fcharset204\fprq2 Times New Roman Cyr;}{\f51\froman\fcharset161\fprq2 Times New Roman Greek;}{\f52\froman\fcharset162\fprq2 Times New Roman Tur;}{\f53\froman\fcharset177\fprq2 Times New Roman (Hebrew);}
{\f54\froman\fcharset178\fprq2 Times New Roman (Arabic);}{\f55\froman\fcharset186\fprq2 Times New Roman Baltic;}{\f56\fswiss\fcharset238\fprq2 Arial CE;}{\f57\fswiss\fcharset204\fprq2 Arial Cyr;}{\f59\fswiss\fcharset161\fprq2 Arial Greek;}
{\f60\fswiss\fcharset162\fprq2 Arial Tur;}{\f61\fswiss\fcharset177\fprq2 Arial (Hebrew);}{\f62\fswiss\fcharset178\fprq2 Arial (Arabic);}{\f63\fswiss\fcharset186\fprq2 Arial Baltic;}{\f64\fmodern\fcharset238\fprq1 Courier New CE;}
{\f65\fmodern\fcharset204\fprq1 Courier New Cyr;}{\f67\fmodern\fcharset161\fprq1 Courier New Greek;}{\f68\fmodern\fcharset162\fprq1 Courier New Tur;}{\f69\fmodern\fcharset177\fprq1 Courier New (Hebrew);}
{\f70\fmodern\fcharset178\fprq1 Courier New (Arabic);}{\f71\fmodern\fcharset186\fprq1 Courier New Baltic;}{\f274\fswiss\fcharset0\fprq2 Arial Unicode MS Western;}{\f272\fswiss\fcharset238\fprq2 Arial Unicode MS CE;}
{\f273\fswiss\fcharset204\fprq2 Arial Unicode MS Cyr;}{\f275\fswiss\fcharset161\fprq2 Arial Unicode MS Greek;}{\f276\fswiss\fcharset162\fprq2 Arial Unicode MS Tur;}{\f277\fswiss\fcharset177\fprq2 Arial Unicode MS (Hebrew);}
{\f278\fswiss\fcharset178\fprq2 Arial Unicode MS (Arabic);}{\f279\fswiss\fcharset186\fprq2 Arial Unicode MS Baltic;}}{\colortbl;\red0\green0\blue0;\red0\green0\blue255;\red0\green255\blue255;\red0\green255\blue0;\red255\green0\blue255;
\red255\green0\blue0;\red255\green255\blue0;\red255\green255\blue255;\red0\green0\blue128;\red0\green128\blue128;\red0\green128\blue0;\red128\green0\blue128;\red128\green0\blue0;\red128\green128\blue0;\red128\green128\blue128;\red192\green192\blue192;}
{\stylesheet{\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 \snext0 Normal;}{\*\cs10 \additive Default Paragraph Font;}{\s15\ql \fi-360\li643\ri0\widctlpar
\jclisttab\tx643\aspalpha\aspnum\faauto\ls3\adjustright\rin0\lin643\itap0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 \sbasedon0 \snext15 \sautoupd List Bullet 2;}{
\s16\qc \li0\ri0\sb240\sa60\widctlpar\aspalpha\aspnum\faauto\outlinelevel0\adjustright\rin0\lin0\itap0 \b\f1\fs32\lang4105\langfe1033\kerning28\cgrid\langnp4105\langfenp1033 \sbasedon0 \snext16 Title;}{
\s17\ql \li0\ri0\sb100\sa100\sbauto1\saauto1\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\f28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 \sbasedon0 \snext17 Normal (Web);}}{\*\listtable
{\list\listtemplateid36104614\listsimple{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 
\fi-360\li643\jclisttab\tx643 }{\listname ;}\listid-125}{\list\listtemplateid773986616\listhybrid{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat0\levelspace0\levelindent0{\leveltext\leveltemplateid-327513282
\'01-;}{\levelnumbers;}\loch\af0\hich\af0\dbch\af28\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li720\jclisttab\tx720 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0
{\leveltext\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li1440\jclisttab\tx1440 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0
\levelindent0{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2160\jclisttab\tx2160 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0
\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698689\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2880\jclisttab\tx2880 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0
\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li3600\jclisttab\tx3600 }{\listlevel\levelnfc23\levelnfcn23\leveljc0
\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li4320\jclisttab\tx4320 }{\listlevel\levelnfc23
\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698689\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5040\jclisttab\tx5040 }
{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5760
\jclisttab\tx5760 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 
\fi-360\li6480\jclisttab\tx6480 }{\listname ;}\listid391318427}{\list\listtemplateid-1003328670\listhybrid{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698689
\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li1080\jclisttab\tx1080 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext
\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li1800\jclisttab\tx1800 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0
{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2520\jclisttab\tx2520 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1
\levelspace360\levelindent0{\leveltext\leveltemplateid67698689\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li3240\jclisttab\tx3240 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0
\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li3960\jclisttab\tx3960 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0
\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li4680\jclisttab\tx4680 }{\listlevel\levelnfc23\levelnfcn23
\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698689\'01\u-3913 ?;}{\levelnumbers;}\f3\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5400\jclisttab\tx5400 }{\listlevel
\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698691\'01o;}{\levelnumbers;}\f2\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li6120\jclisttab\tx6120 }
{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace360\levelindent0{\leveltext\leveltemplateid67698693\'01\u-3929 ?;}{\levelnumbers;}\f14\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li6840
\jclisttab\tx6840 }{\listname ;}\listid1022510086}{\list\listtemplateid930407872\listhybrid{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid-1860948270
\'01\u-3913 ?;}{\levelnumbers;}\f3\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li720\jclisttab\tx720 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext
\leveltemplateid-1195893336\'01o;}{\levelnumbers;}\f2\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li1440\jclisttab\tx1440 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0
\levelindent0{\leveltext\leveltemplateid360342048\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2160\jclisttab\tx2160 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0
\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid-369445378\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2880\jclisttab\tx2880 }{\listlevel\levelnfc23\levelnfcn23\leveljc0
\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1948276488\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li3600\jclisttab\tx3600 }{\listlevel\levelnfc23
\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1224119810\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li4320\jclisttab\tx4320 }
{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1225578566\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 
\fi-360\li5040\jclisttab\tx5040 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid-1705857214\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 
\chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5760\jclisttab\tx5760 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid401800336\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20
\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li6480\jclisttab\tx6480 }{\listname ;}\listid1336884375}{\list\listtemplateid-259112888\listhybrid{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1
\levelspace0\levelindent0{\leveltext\leveltemplateid1671751256\'01\u-3913 ?;}{\levelnumbers;}\f3\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li720\jclisttab\tx720 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0
\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1708293760\'01o;}{\levelnumbers;}\f2\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li1440\jclisttab\tx1440 }{\listlevel\levelnfc23\levelnfcn23
\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1900719892\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2160\jclisttab\tx2160 }{\listlevel
\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1020299750\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li2880
\jclisttab\tx2880 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid-1145174254\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 
\chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li3600\jclisttab\tx3600 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid-1465717126\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20
\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li4320\jclisttab\tx4320 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext\leveltemplateid1978032878
\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5040\jclisttab\tx5040 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0\levelindent0{\leveltext
\leveltemplateid-768832584\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li5760\jclisttab\tx5760 }{\listlevel\levelnfc23\levelnfcn23\leveljc0\leveljcn0\levelfollow0\levelstartat1\levelspace0
\levelindent0{\leveltext\leveltemplateid-2025924872\'01\u-3929 ?;}{\levelnumbers;}\f14\fs20\chbrdr\brdrnone\brdrcf1 \chshdng0\chcfpat1\chcbpat1\fbias0 \fi-360\li6480\jclisttab\tx6480 }{\listname ;}\listid1663309834}}{\*\listoverridetable
{\listoverride\listid-125\listoverridecount0\ls1}{\listoverride\listid1336884375\listoverridecount0\ls2}{\listoverride\listid1663309834\listoverridecount0\ls3}{\listoverride\listid-125\listoverridecount0\ls4}{\listoverride\listid1022510086
\listoverridecount0\ls5}{\listoverride\listid391318427\listoverridecount0\ls6}}{\info{\title ASM 65816 }{\author Administrateur}{\keywords bit du mode registre banque }
{\doccomm \'0d\'0dBit statut 4 X: Selection registres index\'e9 \'0dLe Bit 4 du statut des registres r\'e8gle les op\'e9rations sur les registres index\'e9s XY \'e0 8 ou 16Bits. Toutes op\'e9rations effectu\'e9es sur ces 2 registres affecte tous les b
its 16Bits du registre index\'e9. Lorsque x=1 (}{\operator Administrateur}{\creatim\yr2001\mo1\dy14\hr10}{\revtim\yr2001\mo1\dy16\hr16\min57}{\version36}{\edmins112}{\nofpages4}{\nofwords1836}{\nofchars10467}{\*\company FinalTranslation}{\nofcharsws0}
{\vern8247}}\margl1417\margr1417\margt1417\margb1417 \widowctrl\ftnbj\aenddoc\noxlattoyen\expshrtn\noultrlspc\dntblnsbdb\nospaceforul\hyphcaps0\formshade\horzdoc\dgmargin\dghspace180\dgvspace180\dghorigin1417\dgvorigin1417\dghshow1\dgvshow1
\jexpand\viewkind1\viewscale100\pgbrdrhead\pgbrdrfoot\splytwnine\ftnlytwnine\htmautsp\nolnhtadjtbl\useltbaln\alntblind\lytcalctblwd\lyttblrtgr\lnbrkrule \fet0\sectd \linex0\headery708\footery708\colsx708\endnhere\sectlinegrid360\sectdefaultcl 
{\*\pnseclvl1\pnucrm\pnstart1\pnindent720\pnhang{\pntxta .}}{\*\pnseclvl2\pnucltr\pnstart1\pnindent720\pnhang{\pntxta .}}{\*\pnseclvl3\pndec\pnstart1\pnindent720\pnhang{\pntxta .}}{\*\pnseclvl4\pnlcltr\pnstart1\pnindent720\pnhang{\pntxta )}}{\*\pnseclvl5
\pndec\pnstart1\pnindent720\pnhang{\pntxtb (}{\pntxta )}}{\*\pnseclvl6\pnlcltr\pnstart1\pnindent720\pnhang{\pntxtb (}{\pntxta )}}{\*\pnseclvl7\pnlcrm\pnstart1\pnindent720\pnhang{\pntxtb (}{\pntxta )}}{\*\pnseclvl8\pnlcltr\pnstart1\pnindent720\pnhang
{\pntxtb (}{\pntxta )}}{\*\pnseclvl9\pnlcrm\pnstart1\pnindent720\pnhang{\pntxtb (}{\pntxta )}}\pard\plain \qc \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {
\b\fs32\cf9\lang3084\langfe1033\langnp3084 ASM 65816}{\fs20\lang3084\langfe1033\langnp3084  
\par }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Accumulateur}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Bien que consid\'e9\loch\f0 \hich\f0 r\'e9\loch\f0 \hich\f0 
 comme un registre 16bits, l'accumulateur peut aussi \'ea\loch\f0 \hich\f0 tre de 8 ou de 16bits d\'e9\loch\f0 \hich\f0 pendant du bits 5 (S\'e9\loch\f0 \hich\f0 lecteur m\'e9\loch\f0 \hich\f0 moire/Accumulateur) du statut des registres, ce bit est d\'e9
\loch\f0 \hich\f0 sign\'e9\loch\f0  par un }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 M}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 .  Lors du mode 8 Bits (}{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 M=1}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) l'accumulateur 8bits de poids faible accessible est d\'e9\loch\f0 \hich\f0 sign\'e9\loch\f0  par }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 A}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  et celui cach\'e9\loch\f0 \hich\f0  mais n\'e9\loch\f0 \hich\f0 anmoins interchangeable est d\'e9
\loch\f0 \hich\f0 sign\'e9\loch\f0  par B. Lors du mode 16bits (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 M=0}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) l'accumulateur est d\'e9\loch\f0 
\hich\f0 sign\'e9\loch\f0  par }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 C}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Bit d'\'e9\loch\f0 \hich\f0 mulation E: Bit cach\'e9}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 b
\hich\af0\dbch\af28\loch\f0 it E}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  du statut d'\'e9\loch\f0 \hich\f0 mulation sp\'e9\loch\f0 \hich\f0 cifie si le processeur est en mode \'e9\loch\f0 mulation }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  ou en mode natif }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 1'emulation.\line \hich\f0 Le processeur d\'e9\loch\f0 \hich\f0 marre par d\'e9\loch\f0 \hich\f0 
faut en mode \'e9\loch\f0 mulation }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 . Lors du mode \'e9\loch\f0 mulation }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , le processeur fonctionne comme un 6502. A l\hich\f0 \rquote \loch\f0 exceptio\hich\af0\dbch\af28\loch\f0 
\hich\f0 n d'un Opcodes non-impl\'e9\loch\f0 \hich\f0 ment\'e9\loch\f0 \hich\f0 , tout les autres Opcodes s'ex\'e9\loch\f0 \hich\f0 cutent exactement comme ceux du r\'e9\loch\f0 el processeur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 En mode \'e9\loch\f0 \hich\f0 mulation, la pile est d\'e9\loch\f0 \hich\f0 finie comme page 1, La page Direct est d\'e9\loch\f0 \hich\f0 finie comme page Z\'e9\loch\f0 \hich\f0 
ro, et les bits des registres banquent de donn\'e9\loch\f0 e\hich\af0\dbch\af28\loch\f0 \hich\f0 s/banques de programmes sont mis \'e0\loch\f0  0. Les Opcodes additionnels du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}
{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  sont aussi disponibles en mode \'e9\loch\f0 mulation. 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Le bit statut \'e9\loch\f0 \hich\f0 mulation est un bit cach\'e9\loch\f0  ou "}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Bit fant\'f4\loch\f0 me}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 " qui n'est pas directement initialis\'e9\loch\f0 \hich\f0 ,test\'e9\loch\f0 \hich\f0 , ou effac\'e9\loch\f0 .
\par \line \hich\af0\dbch\af28\loch\f0 De ce fait, une nouvelle in\hich\af0\dbch\af28\loch\f0 \hich\f0 struction est utilis\'e9\loch\f0 \hich\f0 e pour \'e9\loch\f0 \hich\f0 changer les valeurs du bit de retenue et du bit d'\'e9\loch\f0 mulation (}{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XCE: \hich\af0\dbch\af28\loch\f0 eXchange Carry with Emulation\hich\af0\dbch\af28\loch\f0  bit}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  (\'e9
\loch\f0 \hich\f0 change le bit de retenue avec le bit d'\'e9\loch\f0 mulation).\line \hich\f0 Apr\'e8\loch\f0 \hich\f0 s l'\'e9\loch\f0 \hich\f0 change, la retenue peut-\'ea\loch\f0 \hich\f0 tre test\'e9\loch\f0 \hich\f0 e pour d\'e9\loch\f0 \hich\f0 
terminer le statut pr\'e9\hich\af0\dbch\af28\loch\f0 \hich\f0 c\'e9\loch\f0 dent du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bit E}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par 
\par \hich\af0\dbch\af28\loch\f0 Pour passer au mode natif: 
\par 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trftsWidthB3\trftsWidthA3\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 clc\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 Met la retenue \'e0\loch\f0 \hich\f0  z\'e9\loch\f0 ro.\cell }\pard\plain 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb
\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trftsWidthB3\trftsWidthA3\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\row }\trowd \trqc\trgaph108\trleft-108
\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trftsWidthA3\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 
\clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 
\cellx6552\pard\plain \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
xce\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 Echange le bit de retenue avec le bit d'\'e9\loch\f0 mulation.\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 
\fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv
\brdrs\brdrw10 \trftsWidth1\trftsWidthA3\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 
\fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Pour retourner au mode \'e9\loch\f0 mulation: 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 sec\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 
Met la retenue \'e0\loch\f0  un.\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108
\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552
\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\pard\plain \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 xce\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 Echange le bit de retenue avec le bit d'\'e9\loch\f0 mulation.\cell }\pard\plain 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb
\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1260 \cellx1152\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth5400 \cellx6552\row }\pard\plain 
\s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Bit statut 4 X: Selection registres index\'e9}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Bit 4}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  du statut des registres r\'e8\loch\f0 \hich\f0 gle les op\'e9\loch\f0 \hich\f0 rations sur les registres index\'e9\loch\f0 \hich\f0 s XY \'e0\loch\f0 
 8 ou 16Bits. Lorsque x=1 (8 bits), les fonctions du registre XY fonctionnent comme le font ceux du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 

\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Lorque }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 x=0}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  (16 bits),\hich\af0\dbch\af28\loch\f0  Les 2 registres }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XY }{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 \hich\f0 deviennent 16Bits. Toutes op\'e9\loch\f0 \hich\f0 rations effectu\'e9\loch\f0 \hich\f0 es sur ces 2 registres affectent tous les bits 16Bits du registre index\'e9\loch\f0 . 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Lorsque le registre index\'e9\loch\f0 \hich\f0  est r\'e9\loch\f0 \hich\f0 gl\'e9\loch\f0  de 8 vers 16 ou de 16 vers 8 bits, les octets forts des registres }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 XY}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  deviennent\hich\af0\dbch\af28\loch\f0 \hich\f0  z\'e9\loch\f0 \hich\f0 ro. Dans le mode \'e9\loch\f0 mulation (}{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 E=1}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ) le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bit 4}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  est l'indicateur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  (}{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 B}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ). 
\par 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Hardware Vectors}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Mode natif Mode \'e9\loch\f0 mulation. 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 IRQ\cell \hich\af0\dbch\af28\loch\f0 $FFEE-$FFEF IRQ/BRK $FFFE-$FFFF\cell }\pard\plain 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr
\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 
\trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb
\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 RESET\cell \hich\af0\dbch\af28\loch\f0 $FFFC-$FFFD
\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb
\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 NMI\cell \hich\af0\dbch\af28\loch\f0 
$FFEA-$FFEB NMI $FFFA-$FFFB\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl
\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 ABORT\cell \hich\af0\dbch\af28\loch\f0 
$FFE8-$FFE9 ABORT $FFF8-$FFF9\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl
\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 BRK\cell \hich\af0\dbch\af28\loch\f0 $FFE6-$FFE7
\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb
\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 
\trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb
\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 COP\cell \hich\af0\dbch\af28\loch\f0 
$FFE5-$FFE6 COP $FFF4-$FFF5\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl
\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1620 \cellx1512\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4140 \cellx5652\row }\pard\plain 
\s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Remarquez qu'il y a un Vecteur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  s\'e9\loch\f0 \hich\f0 par\'e9\loch\f0  en mode natif, et aucun besoin de la participation du bit 5 pour l'indicateur }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 . Cependant lors du mode \'e9\hich\af0\dbch\af28\loch\f0 
mulation, rappelez-vous que le bit 5 reste toujours l'indicateur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , et votre }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 IRQ}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  restera n\'e9\loch\f0 cessaire pour rechercher sa source. 
\par \hich\af0\dbch\af28\loch\f0 Lors du mode natif, une instruction }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  fait }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 2 octets}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . L'opcode }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  z\'e9\loch\f0 ro est suivi par un optionnel octet de "signature". Par \hich\af0\dbch\af28\loch\f0 \hich\f0 cette voie, vous pouvez d\'e9\loch\f0 \hich\f0 
tecter quel BRK a provoqu\'e9\loch\f0 \hich\f0  le vecteur qui a \'e9\loch\f0 \hich\f0 t\'e9\loch\f0  pris pour des }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 \hich\f0  multiples lors du d\'e9\loch\f0 buggage. }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 COP}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 est pour une interruption de co-processeur. (Voir l'instruction }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 COP}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 .) 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Remarquez qu'en mode natif les destinations des vecteur IRQ \hich\af0\dbch\af28\loch\f0 sont...hmm 

\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Lorsqu\hich\f0 \rquote \loch\f0 un }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 IRQ}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  est d\'e9\loch\f0 \hich\f0 clench\'e9\loch\f0 \hich\f0 , l'instruction courante est compl\'e9\loch\f0 \hich\f0 t\'e9\loch\f0 \hich\f0 
e avant de proc\'e9\loch\f0 \hich\f0 der \'e0\loch\f0  l'interruption. Cette "latence d'interruption" peut aller jusqu'a 7 cycles d'horloge. Si vous lancez un IRQ critique vous pourrez examiner }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 l'WAI:wait}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 (attente)\hich\af0\dbch\af28\loch\f0 \hich\f0  d'une interruption d'instruction o\'f9\loch\f0 \hich\f0  vous pouvez arr\'ea\loch\f0 \hich\f0 
ter le processeur avant qu'une interruption intervienne. Le vecteur d'interruption d\'e9\loch\f0 crit ci-dessus intervient lorsque le pin d'interruption du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  est tir\'e9\loch\f0  en bas. ce pin est seulement disponible sur \hich\af0\dbch\af28\loch\f0 le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Interruptions}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi360\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Il y a plusieurs particularit\'e9\loch\f0 s dans les interruptions du }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  que vous devez prendre en consid\'e9\loch\f0 \hich\f0 ration. Si vous \'e9\loch\f0 crivez du code 
}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  natif vous devez faire attention \'e0\loch\f0 \hich\f0  la fa\'e7\loch\f0 \hich\f0 
on dont votre routine d'interruption va \'ea\loch\f0 \hich\f0 tre manipul\'e9\hich\af0\dbch\af28\loch\f0 \hich\f0 e. Si vous avez \'e9\loch\f0 \hich\f0 crit comme d'habitude une routine IRQ qui assume le mode natif, alors vous n'aurez pas trop \'e0
\loch\f0 \hich\f0  vous en faire. Cependant, si vous \'e9\loch\f0 crivez du code }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 en mode natif avec un accumulateur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  et/ou des registres index\'e9\loch\f0 s }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , et si vous utilisez un stock }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
kernel IRQ}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  qui assume le mode \'e9\loch\f0 \hich\f0 mulation, alors vous devrez \'e9\loch\f0 \hich\f0 crire quelques lignes de codes pour contrer les contradictions. En mode 
\'e9\loch\f0 mulation }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , un }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 IRQ}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  met le compteur programme en fort, le pc en faible, et finalement le r\hich\af0\dbch\af28\loch\f0 \hich\f0 egistres des statuts sur la pile. Lors du mode natif un IRQ d\'e9\loch\f0 
marre par l'empilage des choses suivantes: 
\par {\listtext\pard\plain\f3\fs20\lang3084\langfe1033\langnp3084 \loch\af3\dbch\af0\hich\f3 \'b7\tab}}\pard\plain \ql \fi-360\li720\ri0\sb100\sa100\sbauto1\saauto1\widctlpar\jclisttab\tx720\aspalpha\aspnum\faauto\ls3\adjustright\rin0\lin720\itap0 
\fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 Compteur banques de programmes (}{\fs20\cf2\lang3084\langfe1033\langnp3084 PBR}{\fs20\lang3084\langfe1033\langnp3084 ) 
\par {\listtext\pard\plain\f3\fs20\lang3084\langfe1033\langnp3084 \loch\af3\dbch\af0\hich\f3 \'b7\tab}Compteur programme fort 
\par {\listtext\pard\plain\f3\fs20\lang3084\langfe1033\langnp3084 \loch\af3\dbch\af0\hich\f3 \'b7\tab}Compteur programme faible 
\par {\listtext\pard\plain\f3\fs20\lang3084\langfe1033\langnp3084 \loch\af3\dbch\af0\hich\f3 \'b7\tab}Registres de statuts 
\par }\pard \ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\fs20\lang3084\langfe1033\langnp3084 Apr\'e8s, le bit registres des statuts en mode d\'e9cimal (}{\fs20\cf2\lang3084\langfe1033\langnp3084 d}{
\fs20\lang3084\langfe1033\langnp3084 ) est effac\'e9 (r\'e9gl\'e9 }{\fs20\cf2\lang3084\langfe1033\langnp3084 en mode binaire}{\fs20\lang3084\langfe1033\langnp3084 ), et l'indicateur d'}{\fs20\cf2\lang3084\langfe1033\langnp3084 IRQ}{
\fs20\lang3084\langfe1033\langnp3084  est allum\'e9 (non }{\fs20\cf2\lang3084\langfe1033\langnp3084 NMI}{\fs20\lang3084\langfe1033\langnp3084  seulement). Finalement, la banques de programmes (}{\fs20\cf2\lang3084\langfe1033\langnp3084 PBR}{
\fs20\lang3084\langfe1033\langnp3084 ) est r\'e9gl\'e9 sur z\'e9ro et les jumps du }{\fs20\cf2\lang3084\langfe1033\langnp3084 65816}{\fs20\lang3084\langfe1033\langnp3084  traversent le vecteur hardware IRQ. 
\par 
\par Les implications sont que si le }{\fs20\cf2\lang3084\langfe1033\langnp3084 65816}{\fs20\lang3084\langfe1033\langnp3084  est lanc\'e9 en mode \'e9mulation dans une banque m\'e9moire autre que la banque z\'e9
ro, la banques de programmes sera perdu (pas bon du tout!). Il y a 2 solutions \'e0 ce probl\'e8mes.
\par 
\par La premi\'e8re est de ne jamais lancer le mode \'e9mulation en dehors de la banque m\'e9moire z\'e9ro.
\par La seconde est que vous pouvez sauver la valeur de la banque de programme courante n'importe ou dans la }{\fs20\cf2\lang3084\langfe1033\langnp3084 RAM}{\fs20\lang3084\langfe1033\langnp3084  avant de lancer le mode \'e9mulation au-del\'e0 de la banque z
\'e9ro. 
\par }{\b\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\fs20\ul\cf9\lang3084\langfe1033\langnp3084 Modes d'addressage}{\fs20\cf9\lang3084\langfe1033\langnp3084  
\par }{\fs20\lang3084\langfe1033\langnp3084 Tous les modes d'adressages et Opcodes du }{\fs20\cf2\lang3084\langfe1033\langnp3084 6502}{\fs20\lang3084\langfe1033\langnp3084  sont support\'e9s par le mode natif du }{\fs20\cf2\lang3084\langfe1033\langnp3084 65816
}{\fs20\lang3084\langfe1033\langnp3084 . Neuf autres modes d'addressages sont aussi support\'e9s par les 2 modes Emulation/Natif.
\par 
\par Cependant, il y a quelques diff\'e9rences d'adressages notables entre ceux du mode natif }{\fs20\cf2\lang3084\langfe1033\langnp3084 65816}{\fs20\lang3084\langfe1033\langnp3084  et ceux du }{\fs20\cf2\lang3084\langfe1033\langnp3084 6502}{
\fs20\lang3084\langfe1033\langnp3084 . Dans le mode \'e9mulation il n'y a aucune page touch\'e9e lors de l'utilisation de l'adressage index\'e9 page direct sur une adresse index\'e9e et bas\'e9e qui pointe vers }{\fs20\cf2\lang3084\langfe1033\langnp3084 
$FF}{\fs20\lang3084\langfe1033\langnp3084 . Lors du mode natif les index peuvent \'eatre de }{\fs20\cf2\lang3084\langfe1033\langnp3084 16Bits}{\fs20\lang3084\langfe1033\langnp3084 , donc si l'adresse index\'e9e et bas\'e9e pointe sur
 la prochaine page une adresse effective propre est g\'e9n\'e9r\'e9e. Avec des registres index\'e9s 16Bits, un mode adressage index\'e9 page direct ou l'indexage pointe au-dessus de }{\fs20\cf2\lang3084\langfe1033\langnp3084 $FFFF}{
\fs20\lang3084\langfe1033\langnp3084  l'adresse effective pointera dans la banque courante et non dans la suivante (}{\fs20\cf2\lang3084\langfe1033\langnp3084 ie:lda $20}{\fs20\lang3084\langfe1033\langnp3084 , }{\fs20\cf2\lang3084\langfe1033\langnp3084 X}
{\fs20\lang3084\langfe1033\langnp3084  o\'f9 }{\fs20\cf2\lang3084\langfe1033\langnp3084 X}{\fs20\lang3084\langfe1033\langnp3084  est }{\fs20\cf2\lang3084\langfe1033\langnp3084 $FFFF}{\fs20\lang3084\langfe1033\langnp3084  donneras une adresse effective de 
}{\fs20\cf2\lang3084\langfe1033\langnp3084 $1F}{\fs20\lang3084\langfe1033\langnp3084 ).  Quand l'utilisation de la valeur absolue est class\'e9e, l'adresse de base est }{\fs20\cf2\lang3084\langfe1033\langnp3084 $FF01 }{
\fs20\lang3084\langfe1033\langnp3084 a}{\fs20\cf2\lang3084\langfe1033\langnp3084  $FFFF,}{\fs20\lang3084\langfe1033\langnp3084  une valeur d'ajout qui ferait rouler l'adresse d'effectif a }{\fs20\cf2\lang3084\langfe1033\langnp3084 $FFFF}{
\fs20\lang3084\langfe1033\langnp3084  c qui aurait comme cons\'e9quence que la prochaine banque de m\'e9moire vive serait consult\'e9e. Consid\'e9rant que sur des }{\fs20\cf2\lang3084\langfe1033\langnp3084 6502}{\fs20\lang3084\langfe1033\langnp3084 
 il y aurait une enveloppe autour dans z\'e9ro paginez. Rappelez-vous que quand les registres d'index\'e9s font }{\fs20\cf2\lang3084\langfe1033\langnp3084 16Bits}{\fs20\lang3084\langfe1033\langnp3084 , les index absolus }{
\fs20\cf2\lang3084\langfe1033\langnp3084 X}{\fs20\lang3084\langfe1033\langnp3084  ou }{\fs20\cf2\lang3084\langfe1033\langnp3084 Y}{\fs20\lang3084\langfe1033\langnp3084  peuvent maintenant atteindre }{\fs20\cf2\lang3084\langfe1033\langnp3084 64Ko}{
\fs20\lang3084\langfe1033\langnp3084  (}{\fs20\cf2\lang3084\langfe1033\langnp3084 ie: lda $6000}{\fs20\lang3084\langfe1033\langnp3084 , }{\fs20\cf2\lang3084\langfe1033\langnp3084 Y}{\fs20\lang3084\langfe1033\langnp3084  o\'f9 }{
\fs20\cf2\lang3084\langfe1033\langnp3084 Y=$2000}{\fs20\lang3084\langfe1033\langnp3084  donnera une adresse effective de }{\fs20\cf2\lang3084\langfe1033\langnp3084 $8000}{\fs20\lang3084\langfe1033\langnp3084 ).  Le }{
\fs20\cf2\lang3084\langfe1033\langnp3084 65816}{\fs20\lang3084\langfe1033\langnp3084  fixes le bug de saut indirect du }{\fs20\cf2\lang3084\langfe1033\langnp3084 6502}{\fs20\lang3084\langfe1033\langnp3084 . Un }{\fs20\cf2\lang3084\langfe1033\langnp3084 
JMP}{\fs20\lang3084\langfe1033\langnp3084  (}{\fs20\cf2\lang3084\langfe1033\langnp3084 $12FF}{\fs20\lang3084\langfe1033\langnp3084 ) va maintenant \'e0 l'adresse ad\'e9quate }{\fs20\cf2\lang3084\langfe1033\langnp3084 $12FF-$1300}{
\fs20\lang3084\langfe1033\langnp3084 . 
\par }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Nouveaux modes d'addressage sp\'e9\loch\f0 cifiques}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \clcbpat1\cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\clcbpat1\cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\b\cf8\lang3084\langfe1033\loch\af0\hich\af0\dbch\af0\langnp3084 Nom du Mode.}{
\b\f0\fs20\cf8\lang3084\langfe1033\langnp3084 \cell }{\b\f0\cf8\lang1033\langfe1033\langnp1033 \hich\af0\dbch\af28\loch\f0 Exemple}{\b\f0\fs20\cf8\lang1033\langfe1033\langnp1033 \cell }\pard\plain 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\cf8\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 
\trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr
\brdrs\brdrw10 \clcbpat1\cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \clcbpat1\cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\trowd 
\trqc\trgaph108\trrh166\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\lang1033\langfe1033\langnp1033 Program Counter Relative Long}{\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2 
BRL $1234}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trrh166\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl
\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\trowd \trqc\trgaph108\trleft-108
\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169
\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 Stack Relative}{\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2 LDA 15,S}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 
Stack Relative Indirect Indexed Y}{\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2 LDA (9,S),Y}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 Block Move}{\fs20\cf9\lang1033\langfe1033\langnp1033 
\cell }{\fs20\cf2 MVP 0,0}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 
\trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb
\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 Absolute Long}{\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2 LDA $123456}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 
Absolute Long Indexed X}{\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2 LDA $123456,X}{\fs20\cf2\lang1033\langfe1033\langnp1033 \cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\fs20\cf9\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20 Absolute Indexed Indirect}{
\fs20\cf9\lang1033\langfe1033\langnp1033 \cell }{\fs20\cf2\lang3084\langfe1033\langnp3084 JMP ($1234,X)\cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang3084\langfe1033\langnp3084 \trowd 
\trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt
\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\lang3084\langfe1033\langnp3084 Absolute Indirect Long}{\fs20\cf9\lang3084\langfe1033\langnp3084 \cell }{
\fs20\cf2\lang3084\langfe1033\langnp3084 JMP [$1234]\cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl
\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 
\clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\lang3084\langfe1033\langnp3084 Direct Page Indirect}{\fs20\cf9\lang3084\langfe1033\langnp3084 \cell }{\fs20\cf2\lang3084\langfe1033\langnp3084 LDA ($12)\cell }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\fs20\lang3084\langfe1033\langnp3084 Direct Page Indirect Long}{\fs20\cf9\lang3084\langfe1033\langnp3084 \cell }{\fs20\cf2\lang3084\langfe1033\langnp3084 LDA [$12]\cell }\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\fs20\cf9\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\pard \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {
\fs20\lang3084\langfe1033\langnp3084 Direct Page Indirect Long Indexed Y}{\fs20\cf9\lang3084\langfe1033\langnp3084 \cell }{\fs20\cf2\lang3084\langfe1033\langnp3084 LDA [$77],Y\cell }\pard 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\fs20\cf9\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth4320 \cellx4212
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1957 \cellx6169\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 
\fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Registre banques de donn\'e9\loch\f0 es (DBR)}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Certains modes d'adressage tirent avantage de la capacit\'e9\loch\f0  du }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  \'e0\loch\f0  adresser au-dessus de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 16Meg }{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 de donn\'e9\loch\f0 \hich\f0 es. Ces modes rapportent et stockent les donn\'e9\loch\f0 es aux }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 16Meg}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  absolus (Les adresses }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 24Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0  utilise le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 DBR}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  comme les }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 8 premiers}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  bits de l'adresse effective. Le DBR est aussi r\'e9\loch\f0 \hich\f0 f\'e9\loch\f0 \hich\f0 renc\'e9\loch\f0 \hich\f0 
 comme le byte banques de donn\'e9\loch\f0 es. Le \hich\af0\dbch\af28\loch\f0 \hich\f0 terme byte banques est utilis\'e9\loch\f0 \hich\f0  pour les bytes forts qui se r\'e9\loch\f0 \hich\f0 f\'e8\loch\f0 rent vers les }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bits 8-15}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  d'une location donn\'e9\loch\f0 \hich\f0 e ou d'un registre.  Quand le mode d'adressage index
\'e9\loch\f0  se connecte au-dessus des limites de la banques de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 64ko}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , le }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 DBR}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  est temporairement incr\'e9\loch\f0 \hich\f0 ment\'e9\loch\f0 . 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Registre banques de programmes (PBR)}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Comme le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 DBR}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  en dessous, le Registre banques de programmes est utilis\'e9\loch\f0 \hich\f0  pour adresser au-del\'e0\loch\f0  de la limite de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 64Ko}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
. Le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 PBR}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  et r\'e9\loch\f0 \hich\f0 f\'e9\loch\f0 \hich\f0 renc\'e9\loch\f0 
 comme la banque byte ou la plus grande commande }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 
 du compteur de programme. L'instruction du contr\'f4\loch\f0 le de flux comme }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 JSR}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  et }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 JMP}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 , peut sauter \'e0\loch\f0  de pleines adresses }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 23Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . Le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 PBR}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 \hich\f0  est utilis\'e9\loch\f0 \hich\f0  pour sp\'e9\loch\f0 cifier la plus grande commande 8 bits de l'adresse effective. Cependant, les connections relatives ne sorten\hich\af0\dbch\af28\loch\f0 
t pas de la banque courante. Les commandes de connections permettent un retour de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 $FFFF}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 
 dans la banque courante. De m\'ea\loch\f0 \hich\f0 me, les segments de programmes ne peuvent pas d\'e9\loch\f0 passer les limites de la banque - Le compteur de programme va de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
$FFFF}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  \'e0\loch\f0  }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 $0000}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 telle une o\hich\af0\dbch\af28\loch\f0 ccurrence. 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Registre de page Direct (D)}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Ce registre s'appelle d\'e9\loch\f0 \hich\f0 sormais Page Z\'e9\loch\f0 \hich\f0 
ro. Le pointeur de Page Direct sp\'e9\loch\f0 \hich\f0 cifie o\'f9\loch\f0 \hich\f0  est localis\'e9\loch\f0 \hich\f0 e la 1ere banque de 64Ko de la Page Direct (Page Z\'e9\loch\f0 \hich\f0 ro). La Page Direct peut-\'ea\loch\f0 \hich\f0 tre d\'e9\loch\f0 
\hich\f0 plac\'e9\loch\f0 \hich\f0  \'e0\loch\f0  n'importe quel endroit de la \hich\af0\dbch\af28\loch\f0 \hich\f0 banque 0.  La banque Byte (bits 16-23) est repr\'e9\loch\f0 \hich\f0 sent\'e9\loch\f0 \hich\f0 e dans une ligne \'e0\loch\f0 \hich\f0 
 part pour montrer le fait que la Page Direct est toujours contenu dans la banque Z\'e9\loch\f0 ro. 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Registre utilisateurs 16Bits}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Le meilleur avantage du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  sur le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0  est que l'accumulateur \hich\af0\dbch\af28\loch\f0 \hich\f0 et le registre index\'e9\loch\f0  }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XY}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 \hich\f0  peut \'ea\loch\f0 \hich\f0 tre r\'e9\loch\f0 \hich\f0 gl\'e9\loch\f0  en }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 ou 16bits}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 . La taille de l'accumulateur & du registre }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XY}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  peut \'ea\loch\f0 \hich\f0 
tre ind\'e9\loch\f0 \hich\f0 pendamment s\'e9\loch\f0 \hich\f0 lectionn\'e9\loch\f0 \hich\f0 e. Donc vous pouvez s\'e9\loch\f0 lectionner n'importe quelle combinaison suivante : 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 16 bit accum. m=0}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }{\f0\fs20 
\hich\af0\dbch\af28\loch\f0 16 bit XY regs x=0}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {
\fs20\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh
\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052
\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\pard\plain \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 
\fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 16 bit accum. m=0}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }{\f0\fs20 \hich\af0\dbch\af28\loch\f0 8 bit XY regs x=1}{
\f0\fs20\lang1033\langfe1033\langnp1033 \cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang1033\langfe1033\langnp1033 \trowd 
\trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt
\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\row }\pard\plain \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 
\hich\af0\dbch\af28\loch\f0 8 bit accum. m=1}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }{\f0\fs20 \hich\af0\dbch\af28\loch\f0 16 bit XY regs x=0}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }\pard\plain 
\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb
\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\row }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 
\trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb
\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\pard\plain 
\s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 \hich\af0\dbch\af28\loch\f0 8 bit accum. m=1}{
\f0\fs20\lang1033\langfe1033\langnp1033 \cell }{\f0\fs20 \hich\af0\dbch\af28\loch\f0 8 bit XY regs x=1}{\f0\fs20\lang1033\langfe1033\langnp1033 \cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 
\fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang1033\langfe1033\langnp1033 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv
\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth2160 \cellx2052\clvertalt\clbrdrt
\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1980 \cellx4032\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 
\fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20 
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Lorsque l'accumulateur est chang\'e9\loch\f0 \hich\f0  \'e0\loch\f0  ou de }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , l'ordre des octets forts est retenu dans l'une ou l'autre direction. Lorsque les registres }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XY}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  \hich\af0\dbch\af28\loch\f0 \hich\f0 sont chang\'e9\loch\f0 s de }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \loch\af0\dbch\af28\hich\f0 \'e0\loch\f0  8 bits}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , les octets forts (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bits 8-15}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
) sont perdus. Lorsque les registres }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XY}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  sont chang\'e9\loch\f0 \hich\f0 s \'e0\loch\f0  }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , les octets forts deviennent 0. 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Registres index\'e9\loch\f0 s X,Y}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Les registres index\'e9\loch\f0 s }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 X,Y}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  sont au choix de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0  ou }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . Lorsque le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 bits 4}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  du registre de statut d\'e9\loch\f0 \hich\f0 sign\'e9\loch\f0  par un }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 X}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  est mis sur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 1}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0  le registre }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 bit}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  est s\'e9\loch\f0 \hich\f0 lectionn\'e9\loch\f0 
, lorsque il est sur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 0}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 registre 16
}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  bit est s\'e9\loch\f0 \hich\f0 lectionn\'e9\loch\f0 . 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9 \hich\af0\dbch\af28\loch\f0 Setting Status Register Bits}{\f0\fs20\cf9 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Deux nouvelles instructions ont \'e9\loch\f0 \hich\f0 t\'e9\loch\f0 \hich\f0  rajout
\'e9\loch\f0 es au mode natif du }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 65816}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  pour initialiser ou r\'e9\loch\f0 
-initialiser des bits du statut des registres. Les 2 instructions sont }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 SEP}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 (set processor status bits; (initialise bits statut processeur) et }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 REP}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 (reset processor status bits;(re-initialise bits statut processeur). Elle utilise toute\hich\af0\dbch\af28\loch\f0 \hich\f0 s les 2 un op\'e9\loch\f0 \hich\f0 rande de 1 byte pour sp\'e9\loch\f0 \hich\f0 cifier quels bits doit \'ea\loch\f0 \hich\f0 
tre initialis\'e9\loch\f0 \hich\f0  ou r\'e9\loch\f0 \hich\f0 -initialis\'e9\loch\f0 \hich\f0 . Par exemple pour initialiser le bit 4 du statut des registres \'e0\loch\f0  1 pour des registres de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 8 bit}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 : 
\par 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1440 \cellx1332\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth3060 \cellx4392\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 SEP\cell \hich\af0\dbch\af28\loch\f0 
#%00010000 ; initialise le bit 4.\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108
\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1440 \cellx1332\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth3060 \cellx4392
\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\f0\fs20\lang3084\langfe1033\langnp3084 
\par \hich\af0\dbch\af28\loch\f0 Pour effacer le bit 4 po\hich\af0\dbch\af28\loch\f0 \hich\f0 ur les registres 16Bits index\'e9\loch\f0 s XY: 
\par 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1440 \cellx1332\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth3780 \cellx5112\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 REP\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 
#%00010000 ; r\'e9\loch\f0 -initialise (efface) le bit 4.\cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\fs20\lang3084\langfe1033\langnp3084 \trowd 
\trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt
\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1440 \cellx1332\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth3780 \cellx5112\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {
\f0\fs20\lang3084\langfe1033\langnp3084 
\par \hich\af0\dbch\af28\loch\f0 \hich\f0 Vous pouvez initialisez ou r\'e9\loch\f0 \hich\f0 -initialisez plus d'un bit \'e0\loch\f0 \hich\f0  la fois. Par example, pour initialiser les bits accumulateur/m\'e9\loch\f0 \hich\f0 
moire ainsi que les bits des registres index\'e9\hich\af0\dbch\af28\loch\f0  }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16Bits XY}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
 utilisez la commande suivante: 
\par 
\par }\trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 \trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt
\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1368 \cellx1260\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 
\cltxlrtb\clftsWidth3\clwWidth6120 \cellx7380\pard \s17\ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 REP\cell \hich\af0\dbch\af28\loch\f0 \hich\f0 
#%00110000 ; initialise les registres 16bits accumulateur/m\'e9\loch\f0 moire/XY. \cell }\pard\plain \ql \li0\ri0\widctlpar\intbl\aspalpha\aspnum\faauto\adjustright\rin0\lin0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {
\fs20\lang3084\langfe1033\langnp3084 \trowd \trqc\trgaph108\trleft-108\trbrdrt\brdrs\brdrw10 \trbrdrl\brdrs\brdrw10 \trbrdrb\brdrs\brdrw10 \trbrdrr\brdrs\brdrw10 \trbrdrh\brdrs\brdrw10 \trbrdrv\brdrs\brdrw10 
\trftsWidth1\trautofit1\trpaddl108\trpaddr108\trpaddfl3\trpaddfr3 \clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth1368 \cellx1260\clvertalt\clbrdrt\brdrs\brdrw10 \clbrdrl
\brdrs\brdrw10 \clbrdrb\brdrs\brdrw10 \clbrdrr\brdrs\brdrw10 \cltxlrtb\clftsWidth3\clwWidth6120 \cellx7380\row }\pard\plain \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 
\fs24\lang4105\langfe1033\loch\af28\hich\af28\dbch\af28\cgrid\langnp4105\langfenp1033 {\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9 \hich\af0\dbch\af28\loch\f0 Stack Pointer (S)}{\f0\fs20\cf9 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Comme le pointeur de Page Direct (Page Z\'e9\loch\f0 \hich\f0 
ro), La pile est maintenant totalement relocable dans la banque Z\'e9\loch\f0 ro (Les }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 1er 64Ko}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 
) de la m\'e9\loch\f0 moire. La banque Byte (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bits 16-23}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) est repr\'e9\loch\f0 \hich\f0 sent\'e9
\loch\f0 \hich\f0 e dans une ligne \'e0\loch\f0 \hich\f0  part pour montrer le fait que la Pile est toujours contenu dans la banque Z\'e9\loch\f0 \hich\f0 ro. Lors du mode natif la pile n'est pas limit\'e9\loch\f0 \hich\f0 e \'e0\loch\f0 \hich\f0 
 256 Bytes de longueur. Lors du mode \'e9\loch\f0 mulati\hich\af0\dbch\af28\loch\f0 on (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 e=1}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 
) la pile est situ\'e9\loch\f0 \hich\f0 e \'e0\loch\f0  la page 1. 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 Statut Bit 5: Selection m\'e9\loch\f0 moire/accumulateur}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }\pard \s17\ql \fi720\li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Bit 5}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  sp\'e9
\loch\f0 \hich\f0 cifie si l'accumulateur pourra \'ea\loch\f0 \hich\f0 tre trait\'e9\loch\f0  comme un registre }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 ou 16Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 . Lors du mode }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 m=0}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) toutes op\'e9\loch\f0 \hich\f0 rations impliqu\'e9\loch\f0 \hich\f0 es \'e0\loch\f0  l'accumulateur pourra agir \hich\af0\dbch\af28\loch\f0 
\hich\f0 sur des donn\'e9\loch\f0 es de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . Tel quel lors du mode }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 16Bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 , un chargement standard (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
lda $1000}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ) chargera }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ($1000}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
) dans l'ordre faible de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  de l'accumulateur et (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 $1001}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) dans l'ordre fort de l'accumulateur.  Lors du r\'e9\loch\f0 glage de l'accumulateur de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 16 vers 8}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  ou de }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 vers 16 bits}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 , le byte fort est parfaitement retenu. Dans le mode }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 8 bit}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 
, le byte fort de l'accumulateur (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 B}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 ) peut \'ea\loch\f0 \hich\f0 tre \'e9\loch\f0 \hich\f0 chang\'e9
\loch\f0 \hich\f0  avec le byte faible gr\'e2\loch\f0 \hich\f0 ce \'e0\loch\f0  l'instruction }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 XBA}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 
. Dans le mode \'e9\loch\f0 mulation, le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bits 5}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  n'est pas pr\'e9\loch\f0 sent. 
\par }\pard \s17\ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 {\b\f0\fs20\ul\lang3084\langfe1033\langnp3084 
\par }{\b\f0\fs20\ul\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Statut des registres}{\f0\fs20\cf9\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  
\par }{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Les bits du statut des registres }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 7,6,3,2,1,0}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0  (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 nvdizc}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ) fonctionnent exactement comme ceux du }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 Le bit de rupture B}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0  n'est plus n\'e9\loch\f0 \hich\f0 cessaire pour d\'e9\loch\f0 tecter un }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 \hich\f0 . A la place un nouveau vecteur mat\'e9\loch\f0 \hich\f0 riel a \'e9\loch\f0 \hich\f0 t\'e9\loch\f0 
\hich\f0  impl\'e9\loch\f0 \hich\f0 ment\'e9\loch\f0  pour coder directement vers un mani\hich\af0\dbch\af28\loch\f0 pulateur }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ROM OS}{\f0\fs20\lang3084\langfe1033\langnp3084 
\hich\af0\dbch\af28\loch\f0 \hich\f0  dans la m\'ea\loch\f0 \hich\f0 me fa\'e7\loch\f0 \hich\f0 on qu'un IRQ. Cependant, lors du mode \'e9\loch\f0 mulation (}{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 E=1}{
\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 ) le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 BRK}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  et le }{
\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 bit B}{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0  fonctionne comme le fait le }{\f0\fs20\cf2\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 6502}
{\f0\fs20\lang3084\langfe1033\langnp3084 \hich\af0\dbch\af28\loch\f0 . 
\par }\pard\plain \ql \li0\ri0\widctlpar\aspalpha\aspnum\faauto\adjustright\rin0\lin0\itap0 \fs24\lang4105\langfe1033\cgrid\langnp4105\langfenp1033 {\lang3084\langfe1033\langnp3084 
\par }}